Use este identificador para citar ou linkar para este item: http://repositorio.utfpr.edu.br/jspui/handle/1/1785
Registro completo de metadados
Campo DCValorIdioma
dc.creatorFernandes, Anderson Luiz-
dc.date.accessioned2016-10-24T17:15:10Z-
dc.date.available2016-10-24T17:15:10Z-
dc.date.issued2016-08-18-
dc.identifier.citationFERNANDES, Anderson Luiz. Arquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potência. 2016. 95 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Pato Branco, 2016.pt_BR
dc.identifier.urihttp://repositorio.utfpr.edu.br/jspui/handle/1/1785-
dc.description.abstractThe presence of non-linear loads at a point in the distribution system may deform voltage waveform due to the consumption of non-sinusoidal currents. The use of active power filters allows significant reduction of the harmonic content in the supply current. However, the processing of digital control structures for these filters may require high performance hardware, particularly for reference currents calculation. This work describes the development of hardware structures with high processing capability for application in active power filters. In this sense, it considers an architecture that allows parallel processing using programmable logic devices. The developed structure uses a hybrid model using a DSP and an FPGA. The DSP is used for the acquisition of current and voltage signals, calculation of fundamental current related controllers and PWM generation. The FPGA is used for intensive signal processing, such as the harmonic compensators. In this way, from the experimental analysis, significant reductions of the processing time are achieved when compared to traditional approaches using only DSP. The experimental results validate the designed structure and these results are compared with other ones from architectures reported in the literature.pt_BR
dc.languageporpt_BR
dc.publisherUniversidade Tecnológica Federal do Paranápt_BR
dc.rightsopenAccesspt_BR
dc.subjectProcessamento paralelo (Computadores)pt_BR
dc.subjectProcessamento de sinaispt_BR
dc.subjectFiltros elétricos ativospt_BR
dc.subjectArranjos de lógica programável em campopt_BR
dc.subjectParallel processing (Electronic computer)pt_BR
dc.subjectSignal processingpt_BR
dc.subjectElectric filters, Activept_BR
dc.subjectField programmable gate arrayspt_BR
dc.titleArquitetura híbrida com DSP e FPGA para implementação de controladores de filtros ativos de potênciapt_BR
dc.title.alternativeHybrid architecture with DSP and FPGA for control implementation in active power filterspt_BR
dc.typemasterThesispt_BR
dc.description.resumoA presença de cargas não-lineares em um ponto do sistema de distribuição pode deformar a forma de onda de tensão devido ao consumo de correntes não senoidais. O uso de filtros ativos de potência permite uma redução significativa do conteúdo harmônico da corrente de alimentação. Entretanto, as estruturas digitais de controle para estes filtros, particularmente o cálculo das correntes de referência, pode necessitar de processamento de alto desempenho. Neste trabalho se propõe o desenvolvimento de estruturas de controle com alto desempenho de processamento, para aplicação em filtros ativos de potência. Neste sentido, é considerada uma arquitetura que permite processamento paralelo utilizando dispositivos lógicos programáveis. A estrutura desenvolvida utiliza um modelo híbrido com um DSP e uma FPGA. O DSP é utilizado para aquisição de sinais de tensão e corrente, controladores adicionais relacionados a fundamental e acionamento PWM. A FPGA é utilizada para o processamento intensivo do sinal de compensação de harmônicas. Desta forma, através da análise experimental são obtidas reduções significativas nos tempos de processamento comparadas as abordagens tradicionais utilizando somente DSP. Os resultados experimentais validam a estrutura projetada e são comparados com outras arquiteturas relatadas na literatura.pt_BR
dc.degree.localPato Brancopt_BR
dc.publisher.localPato Brancopt_BR
dc.creator.Latteshttp://lattes.cnpq.br/7650057632605583pt_BR
dc.contributor.advisor1Carati, Emerson Giovani-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/8681744957229767pt_BR
dc.contributor.advisor-co1Favarim, Fábio-
dc.contributor.advisor-co1Latteshttp://lattes.cnpq.br/4127225140175485pt_BR
dc.contributor.referee1Carati, Emerson Giovani-
dc.contributor.referee2Favarim, Fábio-
dc.contributor.referee3Costa, Jean Patric da-
dc.contributor.referee4Becker, Leandro Buss-
dc.publisher.countryBrasilpt_BR
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapt_BR
dc.publisher.initialsUTFPRpt_BR
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELETRICApt_BR
Aparece nas coleções:PB - Programa de Pós-Graduação em Engenharia Elétrica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
PB_PPGEE_M_Fernandes, Anderson Luiz_2016.pdf4,17 MBAdobe PDFThumbnail
Visualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.