Use este identificador para citar ou linkar para este item: http://repositorio.utfpr.edu.br/jspui/handle/1/9875
Registro completo de metadados
Campo DCValorIdioma
dc.creatorOliveira, Paulo Eduardo Martins de
dc.creatorGabardo, Rafael de Lima
dc.creatorSugawara, Shoichi Eduardo Nogueira
dc.date.accessioned2020-11-12T16:56:44Z-
dc.date.available2020-11-12T16:56:44Z-
dc.date.issued2014-02-27
dc.identifier.citationOLIVEIRA, Paulo Eduardo Martins de; GABARDO, Rafael de Lima; SUGAWARA, Shoichi Eduardo Nogueira. Implementação de um inversor multinível monofásico controlado por FPGA. 2014. 99 f. Trabalho de Conclusão de Curso (Graduação) – Universidade Tecnológica Federal do Paraná, Curitiba, 2014.pt_BR
dc.identifier.urihttp://repositorio.utfpr.edu.br/jspui/handle/1/9875-
dc.description.abstractThis paper presents a study of the major multilevel converter topologies, resulting from this study the simulation and implementation of an inverter topology Cascated H-Bridge (CHB) with 5 voltage levels. The study summarizes the main characteristics of multilevel topologies, analyzing their advantages and disadvantages between them and the two-level converters. Given this scenario,was chosen to implement the topology based on FPGA device. Finally, we then analyze the simulation results, comments and conclusions about the project.pt_BR
dc.languageporpt_BR
dc.publisherUniversidade Tecnológica Federal do Paranápt_BR
dc.subjectConversores de corrente elétricapt_BR
dc.subjectCircuitos elétricospt_BR
dc.subjectInversores elétricospt_BR
dc.subjectElectric current converterspt_BR
dc.subjectElectric circuitspt_BR
dc.subjectElectric inverterspt_BR
dc.titleImplementação de um inversor multinível monofásico controlado por FPGApt_BR
dc.typebachelorThesispt_BR
dc.description.resumoEste trabalho apresenta um estudo das principais topologias de conversores multiníveis, resultando a simulação e a implementação de um inversor de topologia Cascated H-Bridge (CHB) com 5 níveis de tensão. O estudo sintetiza as principais características das topologias multiníveis, analisando as suas vantagens e desvantagens entre elas e os conversores de dois níveis. Perante este cenário escolheu-se a topologia a implementar baseada em dispositivo FPGA. Por fim, traz então a análise dos resultados obtidos nas simulações, comentários e conclusões finais sobre o projeto.pt_BR
dc.degree.localCuritibapt_BR
dc.publisher.localCuritibapt_BR
dc.contributor.advisor1Assef, Amauri Amorin
dc.publisher.departmentDepartamento Acadêmico de Eletrotécnicapt_BR
dc.subject.cnpqEngenharia Elétricapt_BR
Aparece nas coleções:CT - Engenharia Elétrica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
CT_COELE_2013_2_22.pdf3,84 MBAdobe PDFThumbnail
Visualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.