Use este identificador para citar ou linkar para este item:
http://repositorio.utfpr.edu.br/jspui/handle/1/26083
Registro completo de metadados
Campo DC | Valor | Idioma |
---|---|---|
dc.creator | Bertelli, Cezar | - |
dc.date.accessioned | 2021-09-30T17:55:13Z | - |
dc.date.available | 2021-09-30T17:55:13Z | - |
dc.date.issued | 2020-12-04 | - |
dc.identifier.citation | BERTELLI, Cezar. Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC. 2020. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica) - Universidade Tecnológica Federal do Paraná, Campo Mourão, 2020. | pt_BR |
dc.identifier.uri | http://repositorio.utfpr.edu.br/jspui/handle/1/26083 | - |
dc.description.abstract | With the growth of the market related to autonomous technologies, an area of image processing stands out as a tool for promoting technologies, bringing options for real-time automation and environmental analysis, thus being one of the catalysts for the evolution of several applications in this area . field. area. The project in question has to demonstrate the implementation of the Lightweight HPS-FPGA communication bus and, from there, create a simplified image processing with the received data and display it via HDMI output. | pt_BR |
dc.language | por | pt_BR |
dc.publisher | Universidade Tecnológica Federal do Paraná | pt_BR |
dc.rights | openAccess | pt_BR |
dc.subject | Processamento de imagens | pt_BR |
dc.subject | Arranjos de lógica programável em campo | pt_BR |
dc.subject | Eletrônica digital | pt_BR |
dc.subject | Image processing | pt_BR |
dc.subject | Field programmable gate arrays | pt_BR |
dc.subject | Digital electronics | pt_BR |
dc.title | Implementação de ponte HPS-FPGA para o processamento digital de imagens em plataforma SOC | pt_BR |
dc.title.alternative | Implementation of the HPS-FPGA bridge for digital image processing on the SOC plataform | pt_BR |
dc.type | bachelorThesis | pt_BR |
dc.description.resumo | Com o crescente aumento do mercado relacionado às tecnologias autônomas, a área de processamento de imagens destaca-se como uma ferramenta no fomento dessas tecnologias, trazendo opções de automação em tempo real e análises de ambiente, sendo, portanto, um dos catalizadores da evolução de diversas aplicações nessa área. O projeto em questão, tem como finalidade demonstrar a implementação do barramento de comunicação Lightweight HPS-FPGA na placa de desenvolvimento DE10Nano e, a partir do mesmo, criar um processamento de imagens simplificado com os dados recebidos e exibi-los pela saída HDMI. | pt_BR |
dc.degree.local | Campo Mourão | pt_BR |
dc.publisher.local | Campo Mourao | pt_BR |
dc.contributor.advisor1 | Cunha, Marcio Rodrigues da | - |
dc.contributor.referee1 | Bertogna, Eduardo Giometti | - |
dc.contributor.referee2 | Garcia, Lucas Ricken | - |
dc.contributor.referee3 | Cunha, Marcio Rodrigues da | - |
dc.publisher.country | Brasil | pt_BR |
dc.publisher.department | Departamento Acadêmico de Eletrônica | pt_BR |
dc.publisher.program | Engenharia Eletrônica | pt_BR |
dc.publisher.initials | UTFPR | pt_BR |
dc.subject.cnpq | CNPQ::ENGENHARIAS::ENGENHARIA ELETRICA | pt_BR |
Aparece nas coleções: | CM - Engenharia Eletrônica |
Arquivos associados a este item:
Arquivo | Descrição | Tamanho | Formato | |
---|---|---|---|---|
hpsfpgaprocessamentodigitalimagens.pdf | 1,56 MB | Adobe PDF | ![]() Visualizar/Abrir |
Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.