Use este identificador para citar ou linkar para este item: http://repositorio.utfpr.edu.br/jspui/handle/1/244
Registro completo de metadados
Campo DCValorIdioma
dc.creatorLopes, Alexsandro Brocardo-
dc.date.accessioned2012-05-28T14:36:21Z-
dc.date.available2012-05-28T14:36:21Z-
dc.date.issued2012-
dc.identifier.citationLOPES, Alexsandro Brocardo. Desenvolvimento de estruturas paralelas em FPGA e implementação de controladores digitais para aplicação em filtros ativos de potência. 2012. 90 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Tecnológica Federal do Paraná, Pato Branco, 2012.pt_BR
dc.identifier.urihttp://repositorio.utfpr.edu.br/jspui/handle/1/244-
dc.description.abstractThis paper presents a parallel approach to FPGA implementation of digital controllers, in order to reduce the computational time for implementing the control laws. The control technique used in the proposed implementation can be applied for selective harmonic compensation in active power filters (APF). To compensate for even a small number of harmonics requires multiple calculation instructions involving multiplications and additions. Thus, to improve the performance of the computer system is proposed to implement a parallel structure of the controller. To compensate for a larger number of harmonics is performed in the decomposition voltages of the harmonic components into their frames synchronous using the Discrete Fourier Transform. This strategy allows a calculation time fixed regardless of the number of harmonics up to the limit imposed by the sampling frequency. The experimental results are presented to compare the runtime of the proposed parallel approach with the sequential execution time conventionally used in the literature.pt_BR
dc.languageporpt_BR
dc.publisherUniversidade Tecnológica Federal do Paranápt_BR
dc.subjectFiltros elétricos ativospt_BR
dc.subjectControladores programáveispt_BR
dc.subjectElectric filters, Activept_BR
dc.subjectProgrammable controllerspt_BR
dc.titleDesenvolvimento de estruturas paralelas em FPGA e implementação de controladores digitais para aplicação em filtros ativos de potênciapt_BR
dc.typemasterThesispt_BR
dc.description.resumoEste trabalho apresenta uma abordagem paralela em FPGA para implementação de controladores digitais, com a finalidade de reduzir o tempo computacional de execução das leis de controle. A técnica de controle utilizada na implementação proposta pode ser aplicada para a compensação seletiva de harmônicos em filtros ativos de potência (FAP). Para compensar mesmo um número reduzido de harmônicas são necessárias múltiplas instruções de cálculo, envolvendo multiplicações e adições. Desta forma, para melhorar o desempenho computacional do sistema, é proposta uma estrutura paralela para implementação do controlador. Para compensação de um número maior de harmônicas é realizada a decomposição das tensões em suas componentes harmônicas em eixos síncronos utilizando a Transformada Discreta de Fourier. Esta estratégia permite um tempo de cálculo fixo independente do número de harmônicas, até o limite imposto pela frequência de amostragem. Os resultados experimentais são apresentados para comparar o tempo de execução da abordagem paralela proposta com o tempo de execução sequencial convencionalmente utilizado na literatura.pt_BR
dc.degree.localPato Brancopt_BR
dc.degree.levelMestradopt_BR
dc.publisher.localPato Brancopt_BR
dc.contributor.advisor1Carati, Emerson Giovani-
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapt_BR
Aparece nas coleções:PB - Programa de Pós-Graduação em Engenharia Elétrica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
PB_PPGEE_M_Lopes, Alexsandro Brocardo_2012.pdf5,56 MBAdobe PDFThumbnail
Visualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.