Use este identificador para citar ou linkar para este item: http://repositorio.utfpr.edu.br/jspui/handle/1/1809
Registro completo de metadados
Campo DCValorIdioma
dc.creatorHofmann, Maicon Bruno-
dc.date.accessioned2016-10-25T17:53:56Z-
dc.date.available2016-10-25T17:53:56Z-
dc.date.issued2016-03-15-
dc.identifier.citationHOFMANN, Maicon Bruno. Implementação em FPGA de compensadores de desvios para conversor analógico digital intercalado. 2016. 98 f. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná, Curitiba, 2016.pt_BR
dc.identifier.urihttp://repositorio.utfpr.edu.br/jspui/handle/1/1809-
dc.description.abstractThis work presents the modeling and FPGA implementation of digital TIADC mismatches compensation systems. The development of the whole work follows a top-down methodology. Following this methodology was developed a two channel TIADC behavior modeling and their respective offset, gain and clock skew mismatches on Simulink. In addition was developed digital mismatch compensation system behavior modeling. For clock skew mismatch compensation fractional delay filters were used, more specifically, the efficient Farrow struct. The definition of wich filter design methodology would be used, and wich Farrow structure, required the study of various design methods presented in literature. The digital compensation systems models were converted to VHDL, for FPGA implementation and validation. These system validation was carried out using the test methodology FPGA In Loop . The results obtained with TIADC mismatch compensators show the high performance gain provided by these structures. Beyond this result, these work illustrates the potential of design, implementation and FPGA test methodologies.pt_BR
dc.languageporpt_BR
dc.publisherUniversidade Tecnológica Federal do Paranápt_BR
dc.rightsopenAccesspt_BR
dc.subjectConversores analógicos-digitaispt_BR
dc.subjectArranjos de lógica programável em campopt_BR
dc.subjectVHDL (Linguagem descritiva de hardware)pt_BR
dc.subjectEngenharia elétricapt_BR
dc.subjectAnalog-to-digital converterspt_BR
dc.subjectField programmable gate arrayspt_BR
dc.subjectVHDL (Computer hardware description language)pt_BR
dc.subjectElectric engineeringpt_BR
dc.titleImplementação em FPGA de compensadores de desvios para conversor analógico digital intercaladopt_BR
dc.title.alternativeFPGA implementation of time interleaved analog to digital converter mismatches compensatorspt_BR
dc.typemasterThesispt_BR
dc.description.resumoEste trabalho apresenta a modelagem e implementação em FPGA de sistemas digitais de compensação de desvios para TIADC. O desenvolvimento de todo este trabalho seguiu uma metodologia top-down. Seguindo esta metodologia foi elaborada a modelagem comportamental de um TIADC de dois canais e seus respectivos desvios de offset, ganho e clock skew em Simulink. Além da modelagem comportamental de sistemas digitais para a compensação destes desvios. Para o desvio de clock skew foi utilizada a compensação através de filtros de delay fracionário, mais especificamente, a eficiente estrutura de Farrow. A definição de qual método seria utilizado para o projeto do filtro, e da estrutura de Farrow, exigiu um estudo de diversos métodos de projeto apresentados na literatura. Os sistemas digitais de compensação modelados foram convertidos em código VHDL, para implementação e validação em FPGA. A validação destes sistemas foi realizada utilizando a metodologia de teste FPGA In Loop. Os resultados obtidos com os compensadores de desvio do TIADC demonstram o elevado ganho de desempenho fornecido por estas estruturas. Além deste resultado, este trabalho ilustra o potencial das metodologias de desenvolvimento, implementação e teste em FPGA utilizadas para a obtenção destes compensadores.pt_BR
dc.degree.localCuritibapt_BR
dc.publisher.localCuritibapt_BR
dc.creator.Latteshttp://lattes.cnpq.br/9918844118405363pt_BR
dc.contributor.advisor1Mariano, André Augusto-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2247619809331876pt_BR
dc.contributor.advisor-co1França, Sibilla Batista da Luz-
dc.contributor.advisor-co1Latteshttp://lattes.cnpq.br/7231845881441002pt_BR
dc.contributor.referee1Mariano, André Augusto-
dc.contributor.referee2Lolis, Luis Henrique Assumpção-
dc.contributor.referee3Brante, Glauber Gomes de Oliveira-
dc.publisher.countryBrasilpt_BR
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétrica e Informática Industrialpt_BR
dc.publisher.initialsUTFPRpt_BR
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELETRICA::CIRCUITOS ELETRICOS, MAGNETICOS E ELETRONICOS::CIRCUITOS ELETRONICOSpt_BR
Aparece nas coleções:CT - Programa de Pós-Graduação em Engenharia Elétrica e Informática Industrial

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
CT_CPGEI_M_Hofmann, Maicon Bruno_2016.pdf2,95 MBAdobe PDFThumbnail
Visualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.