Use este identificador para citar ou linkar para este item:
http://repositorio.utfpr.edu.br/jspui/handle/1/9875
Registro completo de metadados
Campo DC | Valor | Idioma |
---|---|---|
dc.creator | Oliveira, Paulo Eduardo Martins de | |
dc.creator | Gabardo, Rafael de Lima | |
dc.creator | Sugawara, Shoichi Eduardo Nogueira | |
dc.date.accessioned | 2020-11-12T16:56:44Z | - |
dc.date.available | 2020-11-12T16:56:44Z | - |
dc.date.issued | 2014-02-27 | |
dc.identifier.citation | OLIVEIRA, Paulo Eduardo Martins de; GABARDO, Rafael de Lima; SUGAWARA, Shoichi Eduardo Nogueira. Implementação de um inversor multinível monofásico controlado por FPGA. 2014. 99 f. Trabalho de Conclusão de Curso (Graduação) – Universidade Tecnológica Federal do Paraná, Curitiba, 2014. | pt_BR |
dc.identifier.uri | http://repositorio.utfpr.edu.br/jspui/handle/1/9875 | - |
dc.description.abstract | This paper presents a study of the major multilevel converter topologies, resulting from this study the simulation and implementation of an inverter topology Cascated H-Bridge (CHB) with 5 voltage levels. The study summarizes the main characteristics of multilevel topologies, analyzing their advantages and disadvantages between them and the two-level converters. Given this scenario,was chosen to implement the topology based on FPGA device. Finally, we then analyze the simulation results, comments and conclusions about the project. | pt_BR |
dc.language | por | pt_BR |
dc.publisher | Universidade Tecnológica Federal do Paraná | pt_BR |
dc.subject | Conversores de corrente elétrica | pt_BR |
dc.subject | Circuitos elétricos | pt_BR |
dc.subject | Inversores elétricos | pt_BR |
dc.subject | Electric current converters | pt_BR |
dc.subject | Electric circuits | pt_BR |
dc.subject | Electric inverters | pt_BR |
dc.title | Implementação de um inversor multinível monofásico controlado por FPGA | pt_BR |
dc.type | bachelorThesis | pt_BR |
dc.description.resumo | Este trabalho apresenta um estudo das principais topologias de conversores multiníveis, resultando a simulação e a implementação de um inversor de topologia Cascated H-Bridge (CHB) com 5 níveis de tensão. O estudo sintetiza as principais características das topologias multiníveis, analisando as suas vantagens e desvantagens entre elas e os conversores de dois níveis. Perante este cenário escolheu-se a topologia a implementar baseada em dispositivo FPGA. Por fim, traz então a análise dos resultados obtidos nas simulações, comentários e conclusões finais sobre o projeto. | pt_BR |
dc.degree.local | Curitiba | pt_BR |
dc.publisher.local | Curitiba | pt_BR |
dc.contributor.advisor1 | Assef, Amauri Amorin | |
dc.publisher.department | Departamento Acadêmico de Eletrotécnica | pt_BR |
dc.subject.cnpq | Engenharia Elétrica | pt_BR |
Aparece nas coleções: | CT - Engenharia Elétrica |
Arquivos associados a este item:
Arquivo | Descrição | Tamanho | Formato | |
---|---|---|---|---|
CT_COELE_2013_2_22.pdf | 3,84 MB | Adobe PDF | Visualizar/Abrir |
Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.