Use este identificador para citar ou linkar para este item: http://repositorio.utfpr.edu.br/jspui/handle/1/36270
Registro completo de metadados
Campo DCValorIdioma
dc.creatorGraebin, Marcos-
dc.date.accessioned2025-03-28T17:53:31Z-
dc.date.available2025-03-28T17:53:31Z-
dc.date.issued2023-10-27-
dc.identifier.citationGRAEBIN, Marcos. DIgital equalizer based on FPGA’s FIR filters. 2023. Trabalho de Conclusão de Curso (Bacharelado em Engenharia Eletrônica) - Universidade Tecnológica Federal do Paraná, Curitiba, 2023.pt_BR
dc.identifier.urihttp://repositorio.utfpr.edu.br/jspui/handle/1/36270-
dc.description.abstractSome of the major data processing problems are processing speed and energy consumption. Sometimes, FIR filters can be used in an application-specific FPGA to process data. This study aimed to explore and understand solutions to these problems, focusing on audio processing. The main challenges found in the application were the quantity of certain peripherals within the application-specific FPGA, FIR filter topologies, and non-parallelizable parts of the system. The conclusions highlighted the low performance when communication is required and the differences in consumption and processing speed when using the designed system compared to a single core system.pt_BR
dc.languageengpt_BR
dc.publisherUniversidade Tecnológica Federal do Paranápt_BR
dc.rightsopenAccesspt_BR
dc.rights.urihttp://creativecommons.org/licenses/by-sa/4.0/pt_BR
dc.subjectFiltros digitais (Matemática)pt_BR
dc.subjectEqualizadores (Eletrônica)pt_BR
dc.subjectArranjos de lógica programável em campopt_BR
dc.subjectEnergia elétrica - Consumopt_BR
dc.subjectDigital filters (Mathematics)pt_BR
dc.subjectEqualizers (Electronics)pt_BR
dc.subjectField programmable gate arrayspt_BR
dc.subjectElectric power consumptionpt_BR
dc.titleDIgital equalizer based on FPGA’s FIR filterspt_BR
dc.title.alternativeEqualizador digital baseado em filtros FIR em uma FPGApt_BR
dc.typebachelorThesispt_BR
dc.description.resumoAlguns dos maiores problemas de processamento de dados são a velocidade de processamento e o consumo de energia. Para processar dados, algumas vezes podem ser usados filtros FIR em uma FPGA de aplicação específica. O presente trabalho buscou explorar e entender soluções desses problemas focando em processamento de áudio. As maiores dificuldades encontradas na aplicação foram a quantidade de alguns periféricos presentes na FPGA de aplicação específica, as topologias de filtros FIR e partes não paralelizáveis do sistema. As conclusões foram o baixo desempenho quando se necessita de comunicação e a diferença de consumo e de velocidade de processamento quando se usa os periféricos sugeridos pelo fabricante em comparação de quando se usa um sistema single core.pt_BR
dc.degree.localCuritibapt_BR
dc.publisher.localCuritibapt_BR
dc.contributor.advisor1Copetti, Luiz Fernando-
dc.contributor.referee1Copetti, Luiz Fernando-
dc.contributor.referee2Peron, Guilherme de Santi-
dc.contributor.referee3Vieira, Juliano Mourão-
dc.contributor.referee4Góes, Rafael Eleodoro de-
dc.publisher.countryBrasilpt_BR
dc.publisher.programEngenharia Eletrônicapt_BR
dc.publisher.initialsUTFPRpt_BR
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELETRICApt_BR
Aparece nas coleções:CT - Engenharia Eletrônica

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
digitalequalizerbasedfpga.pdf1,96 MBAdobe PDFThumbnail
Visualizar/Abrir


Este item está licenciada sob uma Licença Creative Commons Creative Commons